PADS Standard Plus
PADS Standard Plus
PADS Standard Plus
一套完整的PCB設計工具強大的原理圖輸入和Layout工具,約束管理,更多的PCB功能和分析工具能幫助工程師一次性通過設計,完成項目。
• 轉為PCB設計而也需要分析和驗證的工程師所配置
• 強大功能,易于使用
• 先進的布局和高速約束
原理圖設計
原理圖輸入集成創意,高品質的產品設計
PADS原理圖設計提供了設計制作,定義和復用的完整解決方案。它提供了電路設計與仿真,組件選擇,圖書館管理和信號完整性的規劃及電路設計所需的一切。
集成的桌面可以讓工程部門在一個單一的,可擴展的協作環境中執行每一個關鍵的設計創建任務。
可自定義的項目導航器動態地反映了如添加濾波電路方塊,元件,網絡,和屬性項目內容。它還支持雙向交叉探測與所有的編輯。設計重用和派生設計的支持,從而降低產品的時間推向市場,提高了產品質量,降低產品成本。
可定制項目環境過濾器創建的設計定義
協作多頁,約束和仿真。
通過元件的信息管理一體化智能地選擇元件
從常用的元件數據庫搜索并選擇。
基于表格的設計的互連編輯器用于多管腳輸出元件如FPGA,連接器和背板
快速制定大型元件互連接無需要使用多頁符號的麻煩。
確定大型設備交涉
元件信息管理
快速元件搜索和選擇元件在一個全球性的企業內聯網或網站
PADS元信息管理可以訪問單個電子表格的所有元件的信息,而不涉及數據的冗余,多個庫,或費時工具開銷。簡易集成,通過行業標準的ODBC(開放式數據庫連接)的企業元件和MRP數據庫,使分散在各地的設計團隊訪問中心元件的信息。在PADS元件管理,數據庫保持同步,并盡快予以更新,從而避免代價高昂的重新設計和可能因未被發現,直到后期的設計周期的質量問題。
PADS元件管理變得非常簡單和有效的維持了最新的,方便使用的元件數據庫。定義一個圖形符號給予所有類似的元件,然后所述元件的信息從數據庫中時將添加到原理圖里。通過使用類似元件的單個符號,搜索變得簡化,根據需要也可以將符號更新,和它的簡單和有效的維持最新的元件數據庫。并通過對一個單一元件符號給予所有類似的元件,元件搜索簡化,符號可以迅速更新,不需重復的工作。
提供快捷方式的搜索在您的元件數據庫中選擇元件
專用的查詢生成器提供了精確控制的搜索參數,其中包括多個AND或OR條件。
確保最佳的元件選擇
下載和顯示元件的數據使用電子表格樣式的格式,從而方便用戶比較特性。
輕松與企業元件和MRP數據庫集成
自動顯示可用的制造商和相應生產控制狀況,使設計人員能夠將交貨時間,價格和庫存問題納入元件的選擇考慮之列。
Layout (布線)
先進的布局布線功能使您能夠輕松地設計印刷電路板
讓您的設計更快地完成具有強大的物理設計重用,易于使用的生產準備和3D觀看。隨著原理圖和布局之間的完全交叉探測,PADS Standard 或 Standard Plus將幫助您得到您的工作效率,用更少的返工和更好的成品。
布局可以從原理圖驅動,全交叉探測實時同步。 PADS包括強大的組群的布局,與元件旋轉到十分之一度的程度。
復雜的分割和混合平面功能可幫助您克服設計和布線的挑戰??梢允褂糜惺謩雍徒换ナ讲季€的平衡您所需要。先進的規則,使設計高速PCB快速,準確。
交互式布線具有高度的靈活性,讓您選擇如何驅動你的布線器(Router)。您可以啟用和禁用的布線功能,如導線和通孔推擠,平滑,焊盤入口和導線長度監測。您也可以跟隨布線跟隨現行的導線,電路板外框,或者禁入邊界創建不規則的和復雜的跟隨自如。
設計規則檢查(DRC)檢視所有約束,確保沒有規則被違反,而問題就不必在事后修復。間隙沖突很容易解決被先進的推擠功能,極大地簡化了密集的電路板的布線。交互式布線處理高速網絡,差分對和匹配長度的組很容易,使您能夠滿足所有要求的高速約束。
Layout video link
簡單,有效的交互式布線
PADS提供嚴格控制對所有快速,高效的線路的布線挑戰。
物理設計重用和派生節省時間
Physical 物理設計復用(PDR)和裝配派生加快完成設計并減少錯誤。
生產準備
優化產品質量和降低周期時間并具有內置的審計為測試設計(DFT)和設計制造(DFF)的成本。
約束管理
管理層次規則,推動正確按施工圖設計
如果您使用具有高速信號的高比例板,您知道的約束驅動設計的重要性。 PADS有一個功能強大且易于使用的約束管理系統,該系統提供了一個通用的,集成的約束定義環境的創建,審查和驗證的PCB設計約束。
布局約束簡單的定義
輕松輸入多層次的設計規則,以確保您的PCB滿足電氣和制造要求的關鍵設計規則。約束環境,設計輸入和布局確保設計意圖之間的雙向交叉探測,突出顯示和選擇是正確,有效地輸入并堅持。
約束管理器支持定義的電氣和物理約束和驗證在一個環境中,省去了單獨的數據庫,并簡化復雜的約束輸入過程,同時提高設計精度。
• 一次性輸入約束,傳播到整個設計流程
• 精確地控制類,網絡,組,引腳對,和采用多層次化的規則
• 確保線路滿足高速規則的性能要求
• 巢約束在設計流程更有效的路由控制
• 定義高速規則匹配的長度,差分對,最大/最小長度及更多
集 成約束輸入工具,給予性能和可制造
提供共同約束的編輯,并從設計輸入,通過PCB布線交叉探測。
相關聯對話框(Context-sensitive)的約束輸入
更新約束很容易從原理圖或PCB布局編輯器中。
分析及驗證
功能強大,易于使用PADS分析工具減少設計重制和削減設計成本
PADS PCB設計分析和驗證由HyperLynx技術提供支持,以其精確性和易用性。從設計到制造的分析工具,幫助您實現最佳的效率。
確保您的設計功能,即可進行物理布局與一個集成的,易于使用的SPICE模擬仿真的板級模擬前仿真。定義預先布局分析布線約束和驗證您的布線板??焖?,高效地查找元器件和PCB的熱點,并在制造或組裝之前發現制造問題。
模擬仿真
通過分析模擬PCB設計快速,可靠地提高產品質量。
信號完整性
PADS虛擬樣機檢測并解決潛在的信號衰減問題,如過沖和下沖,振鈴和時序問題。探索假設情景,如使用不同的元件的系列,然后確認您的選擇布局以顯示樣機之前潛在的代價高昂的問題。
熱分析
只有PADS,您可以找到解決板級上放置,部分布線,或者完全路由PCB設計的散熱問題。
可制造性設計(DFM)分析設計
生產問題最小化,實現每個設計較少修訂,并節省時間碓保在您預期發布時間表里。
庫管理
確保您的設計有一個準確和最新的庫。
一個成功的PCB設計開始,您的庫與PADS,數據庫保持同步和高達最新為在元件管理時間減少60%。通過確保您的設計師和工程師始終使用最先進的,最新的庫避免可制造性和一致性問題。
簡單的元件管理
在PADS Standard,從單個電子表格訪問所有元件的信息,而不涉及數據的冗余,多個庫,和耗時的工具開銷。通過行業標準的ODBC(開放式數據庫連接)的企業元件和ERP數據庫易于集成使分散在各地的設計團隊訪問中心庫元件的信息。
訪問庫數據
在PADS庫的設計采用ODBC,行業標準的DBMS的格式。 PADS可以訪問的任何數據庫格式包括文本,電子表格,微軟通道,的Oracle 、SQL Server和其它市售的關系數據庫管理系統中的數據。
更少的時間浪費在尋找元件
通過參數搜索快速查找正確的元件。
實時核查放在原理圖的符號
驗證原理圖不一致/缺失的元件數據。
可自定義的部分信息化管理,以滿足您的需求
添加用戶自定義字段,例如,以表明過時元件。
Land Pattern Creator可快速創建IPC標準的封裝
復制和動態創建新的,獨特元件或給予派生使用。
歸檔管理
歸檔,進行版本比較,生成報告和協作
使用PADS Standard的歸檔管理整個設計過程,以節省時間,提高設計質量,并存儲信息。
簡化數據管理
PADS歸檔管理減少手動備份創建的開銷,提供一個簡單的庫為基礎的存儲機制。提高團隊生產力與效率的創建,索引和恢復歸檔
快速,輕松地搜索,使用的壓縮文件名和用戶定義的描述庫中的內容。 PADS自動生成基于在檔案信息原理圖和布局信息。
歸檔管理和報告
PADS歸檔管理比修訂和板本等等。它提供了強大的審查和報告功能,使您能夠搜索和標注設計數據在整個設計流程中加強合作和效率。
保護您的設計數據
數據存儲在您的電腦或網絡上提供安全保護。
直觀的圖形和數據比較
按照設計變更和意圖與交叉探測和圖形進行比較。
高效協作,提高了設計審查
使用智能紅線添加信息和評論。
PADS Professional
PADS最高階的套裝,適合需要處理一切的工程師
• 處理最復雜的挑戰,更好更快
• 使用Xpedition技術提供了無可比擬的性能及超值的價格
• 增加跨越PCB設計和FPGA協同設計效率
• 使用HyperLynx提供信號/電源完整性和熱分析和驗證設計
• 功能強大且易于使用的功能,包括集成射頻,草圖布線和真正的3D設計
原理圖設計
原理圖設計輸入和使用的完整解決方案 。
PADS原理圖輸入環境提供了一個完整的原理圖設計解決方案使您的原理簡單,快速的輸入和定義。集成的桌面,使工程師能夠在一個單一的環境中執行每一個關鍵的設計制作任務。它提供了所需的電路設計與仿真,元件選擇,庫管理和信號完整性的一切規劃。直觀的項目和設計導航,完整的層次支持,以及先進的工具的設計規則和屬性管理幫助您實現PCB的設計目標。
管理資源和提高生產效率
提高效率和生產力原理促成類似元件管理,全面向前和向后標注布局,以及信號完整性分析有直接的聯系。
您可以在原理圖設計階段的早期設置和驗證您的設計約束??焖僭L問庫的內容使得搜索,位置和簡易驗證新的符號。高水平自動化,結合先進的圖形和擴展的工具提示,可以很容易和有效地使用PADS,無論您是經?;蚺R時用戶。
設計重用和派生設計的支持,從而降低產品的時間推向市場,提高了產品質量,降低產品成本。
集成和可擴展性
直觀,高度可擴展的,PADS提供了一個高效的設計環境,縮短設計周期。深入,集成能力于設計輸入,元件信息管理,設計派生,分析和驗證。
• 一次性輸入和復用,以加快發展
• 使用層次化設計可復用設計模塊,縮減設計時間
• 輕松連接到元件數據庫快速搜索元件
• 驗證及更新設計于原理圖和布局之間
• 交互,向后標注和更多
層次化設計定義環境
輸入您的設計在一個地方以及多圖頁,約束和仿真。
通過元件的信息管理一體化智能地選擇元件
從常用的元件數據庫搜索并選擇。
基于表格的設計的互連編輯器用于多管腳輸出元件如FPGA,連接器和背板
快速制定大型元件互連接無需要使用多頁符號的麻煩,確定大型設備交涉 。
Layout (布線)
PADS Professional layout工具相結合的易于使用及具有高度自動化功能,為工程師提供了出色的操控環境下創造最復雜的設計。
草圖布線器(Sketch Router)的技術結合了強大自動布線能力及卓越的性能的交互式編輯操作, 生產出高品質的成果。
一個完全集成的2D/3D環境讓您解決在PCB布局達至電子及機械優化的挑戰,以消除成本高昂,后期的重新設計。元件的規劃和布局可以在2D或3D完成,結合逼真的3D元件,電路板的結構和外殼。
功能
3D Layout(布線)和MCAD協作
自動布局規劃和管理
自動輔助互動草圖布線
射頻/模擬/數字/嵌入式協同設計
約束驅動的布線和高速網絡調整
制造優化
Layout video link
集成2D/3D編輯環境
縮短設計周期,而無需學習新的工具,使用相同的選擇,規劃和布局功能。
布局規劃和管理
快速可視化和實施工程師的設計意圖,以產生最佳的元件布局 。
自動輔助交互草圖布線技術
草圖布線提供了一套高度集成化的自動選路功能,包括草圖布線器Sketch Router,實時導線布線。這些工具方便的自動布線體驗,其中包括直觀的用戶控制,高品質和卓越的性能。
Layout video link
正確的按建構設計方法
提高整體效率和質量,減少耗時的規則違反清理,并確保設計是整個設計過程中正確的,這樣就可以第一次便得到正確的
滿足您最重要的設計挑戰
提供所有設計人員需要處理復雜的設計挑戰,包括差分對布線,網絡優化,制造優化,柔性電路,嵌入式無源和活性,射頻電路和微通孔技術的工具。
約束管理
集成約束管理,正確按施工圖設計
PADS Professional可以幫助您保持越來越密集,復雜的PCB設計,嚴格約束的設計規則。手冊文檔,轉換和這些規則解釋往往造成更長的產品開發周期和成本的增加。 PADS專業采用Xpedition提供的,完全集成的約束驅動的設計方法,降低了設計成本和時間將產品推向市場的自動化設計規則的溝通和消除不必要的印刷電路板原型和返工。
布局約束簡單的定義
輕松輸入多層次的設計規則,以確保您的PCB滿足電氣和制造要求的關鍵設計規則。約束環境,設計輸入和布局確保設計意圖之間的雙向交叉探測,突出顯示和選擇是正確,有效地輸入并堅持。
約束管理器支持定義的電氣和物理約束和驗證在一個環境中,省去了單獨的數據庫,并簡化復雜的約束輸入過程,同時提高設計精度。
• 一次性輸入約束,傳播到整個設計流程
• 精確地控制類,網絡,組,引腳對,和采用多層次化的規則
• 確保線路滿足高速規則的性能要求
• 巢約束在設計流程更有效的路由控制
• 定義高速規則匹配的長度,差分對,最大/最小長度及更多
集成約束輸入工具,給予性能和可制造
提供共同約束的編輯,并從設計輸入,通過PCB布線交叉探測。
相關聯對話框(Context-sensitive)的約束輸入
更新約束很容易從原理圖或PCB布局編輯器中。
分析及驗證
高性能設計的PCB仿真解決方案
PADS Professional提供了一套完整的分析和驗證軟件,搭載HyperLynx技術,以滿足PCB硬件工程師在電路板設計流程的任何需求。易于使用,裝備HyperLynx的PCB工程師能夠有效地分析,解決,并驗證關鍵的要求,以避免代價高昂的返工。 實現更大的創新,更快地將產品推向市場,并降低了成本。
模擬仿真
全板功能仿真可使用包括SPICE,VHDL,Verilog和其他業界標準語言。
內置的波形顯示和分析引擎經由多個光標和交互式事件搜索,建立特別圖示和圖表,和波形后處理使過渡點之間的測量。仿真和PCB設計在單一平臺下有助于消除設計抄寫錯誤,并加速對您的產品到市場的時間。
信號完整性
分析信號完整性問題,其中包括串擾,過沖,下沖,振鈴和時序問題于設計前期,以避免代價高昂的返工。緊密集成設計流程 - 從原理圖設計到最后的版圖驗證。
具有快速,方便,準確的信號完整性分析的結果,設計人員能夠有效地管理規則的探索,定義和驗證,確保工程意圖完全實現。精確的傳輸線模型被支撐,包括線路阻抗,耦合和損耗。終端向導建議最佳的終端策略,因為它掃描不同值的元件,走線的幾何形狀和長度,和驅動程序設置。
熱分析
快速,精確的3D建模和PCB布局布線的熱仿真??焖俨檎以蚉CB熱點,有效地利用有效的“假設”分析元件布局,層疊的設計和機械冷卻技術。分析所有主要的傳熱機制,包括對流,傳導和輻射。
項目數據管理
建立和管理元件和自動化檔案管理
庫集成管理可在整個設計過程中建立和管理元件和自動化檔案管理,減少手動備份創建的開銷。
庫創建和編輯
在復雜的PCB系統,中央庫需要管理各方面,從邏輯到物理元件數據。中央庫匯集了符號(邏輯視圖),封裝(物理幾何),焊盤棧(padstack)和邏輯到物理管腳映射(元分數據),在一個中心的管理系統下管理元件。
檔案創建和管理
PADS Professional的歸案管理是自動創建和恢復設計和項目備份的完整和有效的方法。使用存儲庫為基礎的存儲機制,存檔瀏覽器是用來查看和管理庫的內容,并包含文件夾,項目和多個存檔??焖?,輕松地搜索庫的內容,以確定原理圖和布線圖形瀏覽,批注/標記,比較,并產生更詳細的設計審查設計的具體報告。
提供了一個可視導航樹審查元件關聯
提供單一輸入點創造邏輯到PCB元件數據的物理映射的所有元素。
集成符號(symbol),封裝(cell),焊盤棧(padstack)和元件(part)編輯器
提供內置的一致性檢查和驗證。
使用歸檔瀏覽器來查看和管理保管庫的內容
打開圖形視圖化的原理圖和PCB布局,創建報告,運行設計的比較,并啟動設計創作工具。
綜合紅線和標記功能進行設計審查
使用智能紅線添加信息和意見在圖形視圖之間交叉探測,以及所有報告和標記。
生產準備
在生產前確保您的設計是可制造的
PADS Professional集成制造準備的環境可以幫助您優化產品質量,減少周期時間和成本。設計人員可以在板或面板創建文檔和生產資料輸出。與Layout的緊密集成,確保了Layout過程中所做的更改會反映在制造圖紙上。
PADS Professional與Valor NPI緊密的集成,并發切換到Valor進行DFM驗證和優化制造,使用ODB ++格式,以確保所有的制造數據被包括和同步,以及設計意圖被保持。其他CAM格式和報告,包括Gerber,NC Drill,和取放,也支持。
靈活,詳細視圖
選擇性地顯示的PCB板或面板設計的一個特定區域的詳細和/或縮放圖。
銅平衡
創建銅均衡的PCB設計和面板的設計。
與PADS Layout集成
制造準備可以繼續與最終Layout平行編輯。
配置
電源完整性分析
準確的配電網絡模型通過PCB設計過程,分析電壓降,并確定在布局中過大的電流密度區。
確定會干擾電路板設計邏輯的潛在電源完整性問題,并在一個易于使用,調查,“假設”環境下,驗證解決方案 。直觀的工具,使您能夠快速,準確地分析電源完整性,無需像其他電源通電源完整性分析產品要通過陡峭的學習。
DDRx設計
查找并修復弱點于DDR2/ 3/4和LPDDR2/ 3/4的設計在使用DDRX向導只需點擊幾下。此工具簡化了設置和驗證DDR-協議存儲系統,包括時間安排。它還支持從消費類移動設備(包括LPDDR4)至DDR4 SDRAM芯片的高端服務器中發現LPDDR為基礎的設計所有流行的DDRX設計標準。執行預布局分析以確定最佳的拓撲,或進行后布局分析來驗證任何于單或多板系統。
電氣DRC
內置強大的DRC規則允許您掃描和電氣規則檢查,包括潛在的EMI / EMC,信號完整性和電源完整性問題。
一個直觀的,易于使用的圖形界面,及可產生一個由用戶選擇可顯示在電子表格格式并排序的結果。此外,規則檢查可用于快速篩查網使用仿真進一步分析。進行全面的板設計評審采用標準的DRC檢查,包括走線穿越分裂,參考平面的變化,屏蔽,過孔檢查。
FPGA / PCB協同設計
FPGA / PCB協同設計,集成了I / O優化和合成。
隨著FPGA的對現在接近于的ASIC和SoC的復雜性,系統設計人員必須考慮更先進的FPGA實現流程。先進的合成技術為一體的中立綜合性FPGA供應商的設計環境的一部分,使特定架構的優化,充分利用和充分利用每一個FPGA器件的具體架構特性讓您滿足設計要求。
FPGA I/ O優化提供了大量易于使用的創建功能,全力支持原理圖和PCB工程師與FPGA上的電路板集成。此外,并行設計方法提供更高的精確度和速度。正確按建構的FPGA I/ O分配允許在PCB的設計過程中管腳交換和布局的I/ O優化,以顯著減少時間對市場的PCB系統和制造成本,在當今快節奏和不斷變化的設計環境絕對是關鍵
• 通過從一個連續的過程改變成一個并發流程,減少整個產品設計周期
• 通過減少PCB板信號層降低PCB制造成本
• 消除PCB返工,使過期FPGA符號使用于PCB上不再復現
• 利用高速性能優化
• 消除由于PCB創建和維護FPGA符號(多個)的相關成本
在PCB方面優化FPGA I / O
快速,高效的FPGA / PCB協同設計流程。
方便快捷的PCB符號和原理圖的創建
快速轉換的FPGA設計到PCB電路圖這是Layout準備。
提高I / O精度
減少PCB層數,縮短走線,減少過孔。
先進的合成技術,廠商中立的環境
使每個FPGA器件能在特定的架構進行優化。
相關產品與服務
聯系我們
廣東集創科技有限公司
熱 線:400-830-8566 電 話:0769-21681792 郵 箱:tony.chang@cblholdings.com 郵 箱:frank@cblholdings.com 地 址:東莞市南城區黃金路1號天安數碼城C區C2棟15層關注我們

微信公眾號
掃描二維碼
版權所有:廣東集創科技有限公司 粵ICP備16110927號